机读格式显示(MARC)
- 000 01283nam0 2200265 450
- 010 __ |a 978-7-5606-6887-1 |d CNY49.00
- 100 __ |a 20230815d2023 em y0chiy50 ea
- 200 1_ |a Verilog HDL数字系统设计与应用 |A Verilog Hdl Shu Zi Xi Tong She Ji Yu Ying Yong |f 叶俊明,苏鹏鉴主编
- 210 __ |a 西安 |c 西安电子科技大学出版社 |d 2023.08
- 330 __ |a 本书根据高等院校电子信息工程技术类专业的授课要求编写。全书共9章,主要内容包括:硬件描述语言与可编程逻辑器件、Vivado和QuartusPrime开发工具的使用、VerilogHDL的基本语法、行为描述的语法、基本组合逻辑电路设计、基本时序逻辑电路设计、有限状态机的设计、IP核及实验指导(含14个实验)。本书将知识点的讲解与例题、习题和实验相结合,由浅入深地讲述了EDA数字系统设计的方法和思路,旨在提高读者的VerilogHDL数字系统设计与应用水平。
- 333 __ |a 本书可作为电子信息、通信技术、微电子、人工智能、物联网应用技术等专业的本科及高职高专学生的教学用书
- 606 0_ |a VHDL语言 |A Vhdl Yu Yan |x 程序设计 |x 高等学校 |j 教材
- 701 _0 |a 叶俊明 |A Ye Jun Ming |4 主编
- 701 _0 |a 苏鹏鉴 |A Su Peng Jian |4 主编
- 801 _0 |a CN |b 上海新华 |c 20230815
- 905 __ |a WXCSXY |d TP312/2312